本發(fā)明涉及顯示,具體涉及一種顯示裝置。
背景技術(shù):
1、cmos?goa(gate-driver?on?array?with?cmos(complementary?metal-oxide-semiconductor,互補金屬氧化物半導(dǎo)體),陣列基板柵極驅(qū)動電路與互補金屬氧化物半導(dǎo)體結(jié)合)技術(shù),相較于傳統(tǒng)的goa(gate-driver?on?array,陣列基板柵極驅(qū)動電路)技術(shù),能實現(xiàn)更窄的邊框的顯示裝置。
2、目前,基于上述cmos?goa技術(shù)的顯示裝置一般設(shè)置有兩種cmos?goa,同級的兩種cmos?goa生成作用于不同區(qū)域內(nèi)像素中的第一晶體管的第一柵極信號,同時兩者還分別生成第二柵極信號、第三柵極信號以作用于像素中的第二晶體管、第三晶體管,由于第二晶體管、第三晶體管分別需求的第二柵極信號、第三柵極信號存在差異,導(dǎo)致同級的兩種cmosgoa分別生成的兩第一柵極信號的波形存在差異,造成對應(yīng)的兩區(qū)域的亮度存在差異,降低了顯示畫面的均一性。
技術(shù)實現(xiàn)思路
1、本發(fā)明的實施例提供了一種顯示裝置,用于改善采用cmos?goa的顯示裝置的顯示畫面的均一性。
2、本發(fā)明的實施例提供了一種顯示裝置,包括多個像素、多條第一柵極線、多條第二柵極線、多條第三柵極線、級聯(lián)的多級第一柵極驅(qū)動電路和級聯(lián)的多級第二柵極驅(qū)動電路;
3、所述像素包括電連接的像素電路和發(fā)光元件,所述像素電路包括:
4、驅(qū)動晶體管,用于根據(jù)數(shù)據(jù)信號生成用于驅(qū)動所述發(fā)光元件發(fā)光的驅(qū)動電流;
5、數(shù)據(jù)寫入晶體管,電連接于所述驅(qū)動晶體管,用于向所述驅(qū)動晶體管傳輸所述數(shù)據(jù)信號,所述數(shù)據(jù)寫入晶體管的柵極電連接于對應(yīng)的所述第一柵極線;
6、第一復(fù)位晶體管,電連接于所述驅(qū)動晶體管,用于向所述驅(qū)動晶體管傳輸?shù)谝粡?fù)位信號,所述第一復(fù)位晶體管的柵極電連接于對應(yīng)的所述第二柵極線;
7、其中,所述第一柵極驅(qū)動電路用于通過至少一所述第一柵極線向第一區(qū)域內(nèi)的至少一行所述像素中的多個所述數(shù)據(jù)寫入晶體管傳輸至少一第一柵極信號,所述第二柵極驅(qū)動電路用于通過至少另一所述第一柵極線向第二區(qū)域內(nèi)的至少一行所述像素中的多個所述數(shù)據(jù)寫入晶體管傳輸至少另一所述第一柵極信號;
8、所述第一柵極驅(qū)動電路用于通過一所述第二柵極線向?qū)?yīng)的至少一行所述像素中的多個所述第一復(fù)位晶體管傳輸一第二柵極信號;
9、所述第二柵極驅(qū)動電路用于通過一所述第三柵極線向?qū)?yīng)的至少一行所述像素中的多個補償晶體管傳輸一第三柵極信號;
10、所述第一柵極驅(qū)動電路和所述第二柵極驅(qū)動電路包括第一輸出模塊,所述第一輸出模塊包括:
11、第一上拉模塊,用于根據(jù)當(dāng)前級的第一節(jié)點的信號向?qū)?yīng)的所述第一柵極線輸出第一信號以作為當(dāng)前級的一所述第一柵極信號;
12、第一下拉模塊,用于至少根據(jù)前i級的所述第一節(jié)點的信號向?qū)?yīng)的所述第一柵極線輸出第二信號以作為當(dāng)前級的一所述第一柵極信號,i為正整數(shù);
13、所述第二柵極驅(qū)動電路中的當(dāng)前級的所述第一節(jié)點的信號的脈沖、前i級的所述第一節(jié)點的信號的脈沖具有重疊時段,電連接于所述第二柵極驅(qū)動電路的所述第一柵極線在所述重疊時段內(nèi)處于無源輸出的狀態(tài);
14、其中,作用于所述第二區(qū)域的所述第二柵極信號的脈沖的起始時刻,位于用于生成作用于所述第二區(qū)域的所述第一柵極信號的所述第二柵極驅(qū)動電路對應(yīng)的所述重疊時段之前。
15、本發(fā)明的實施例提供了一種顯示裝置,其中的第一柵極驅(qū)動電路、第二柵極驅(qū)動電路分別向第一區(qū)域、第二區(qū)域的至少一行像素數(shù)據(jù)寫入晶體管傳輸對應(yīng)的第一柵極信號,第一柵極驅(qū)動電路、第二柵極驅(qū)動電路還分別向至少一行像素中的第一復(fù)位晶體管、補償晶體管分別傳輸?shù)诙艠O信號、第三柵極信號,第二柵極驅(qū)動電路中的當(dāng)前級、前2級的第一節(jié)點的信號的脈沖具有重疊時段,作用于第二區(qū)域的第二柵極信號的脈沖的起始時刻位于重疊時段之前以避開電連接于第二區(qū)域的第一柵極線的無源輸出的狀態(tài),降低了作用于第二區(qū)域內(nèi)的像素的第一柵極信號的電位跳變的風(fēng)險,使得第二區(qū)域的亮度接近第一區(qū)域的亮度,提高了顯示畫面的均一性。
1.一種顯示裝置,其特征在于,包括多個像素、多條第一柵極線、多條第二柵極線、多條第三柵極線、級聯(lián)的多級第一柵極驅(qū)動電路和級聯(lián)的多級第二柵極驅(qū)動電路;
2.根據(jù)權(quán)利要求1所述的顯示裝置,其特征在于,所述第一區(qū)域內(nèi)的多個所述像素和所述第二區(qū)域內(nèi)的多個所述像素位于不同列。
3.根據(jù)權(quán)利要求2所述的顯示裝置,其特征在于,所述第一區(qū)域內(nèi)的多個所述像素和所述第二區(qū)域內(nèi)的多個所述像素位于相同行。
4.根據(jù)權(quán)利要求3所述的顯示裝置,其特征在于,所述顯示裝置包括位于所述第一區(qū)域和所述第二區(qū)域之間的開口區(qū),電連接于所述第一區(qū)域內(nèi)的一行所述像素的所述第一柵極線、電連接于所述第二區(qū)域內(nèi)的相同行所述像素的所述第一柵極線分別位于所述開口區(qū)的兩側(cè),且兩者分別電連接于對應(yīng)級的所述第一柵極驅(qū)動電路、對應(yīng)級的所述第二柵極驅(qū)動電路。
5.根據(jù)權(quán)利要求4所述的顯示裝置,其特征在于,所述顯示裝置還包括圍繞所述開口區(qū)的非開口區(qū),所述非開口區(qū)內(nèi)除所述第一區(qū)域和所述第二區(qū)域之外的區(qū)域內(nèi),同一行的多個所述像素中的多個所述數(shù)據(jù)寫入晶體管通過同一所述第一柵極線電連接于對應(yīng)的所述第一柵極驅(qū)動電路和對應(yīng)的所述第二柵極驅(qū)動電路。
6.根據(jù)權(quán)利要求2至5任一所述的顯示裝置,其特征在于,多個所述像素位于所述顯示裝置的顯示區(qū),所述顯示裝置包括位于所述顯示區(qū)左側(cè)的第一邊框區(qū)、位于所述顯示區(qū)右側(cè)的第二邊框區(qū);
7.根據(jù)權(quán)利要求6所述的顯示裝置,其特征在于,所述第一柵極驅(qū)動電路通過兩條所述第一柵極線向所述第一區(qū)域內(nèi)位于第一目標行的所述像素、位于第二目標行的所述像素兩者中的多個所述數(shù)據(jù)寫入晶體管傳輸兩個所述第一柵極信號;
8.根據(jù)權(quán)利要求7所述的顯示裝置,其特征在于,所述像素電路還包括:
9.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,作用于所述第二區(qū)域的所述第二柵極信號的脈沖的起始時刻,位于用于生成作用于所述第二區(qū)域的所述第一柵極信號的所述第二柵極驅(qū)動電路對應(yīng)的所述重疊時段之前k2個所述單位時長,k2為正整數(shù)。
10.根據(jù)權(quán)利要求9所述的顯示裝置,其特征在于,所述第二區(qū)域內(nèi)的同一行所述像素對應(yīng)的所述第一柵極線、對應(yīng)的所述第三柵極線電連接于同一級所述第二柵極驅(qū)動電路。
11.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,所述第一柵極驅(qū)動電路和所述第二柵極驅(qū)動電路還包括第三輸出模塊,所述第一柵極驅(qū)動電路中的所述第三輸出模塊用于根據(jù)當(dāng)前級的所述第一節(jié)點的信號生成當(dāng)前級的所述第二柵極信號,所述第二柵極驅(qū)動電路中的所述第三輸出模塊用于根據(jù)當(dāng)前級的所述第一節(jié)點的信號生成當(dāng)前級的所述第三柵極信號;
12.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,所述第二柵極信號的脈沖的脈寬為p個所述單位時長,所述第三柵極信號的脈沖的脈寬為q個所述單位時長,p、q為正整數(shù),且k1+q大于或等于p。
13.根據(jù)權(quán)利要求7所述的顯示裝置,其特征在于,作用于所述第一區(qū)域、所述第二區(qū)域每一者內(nèi)的兩行所述像素的兩所述第一柵極信號的脈沖所處的兩時段不同;
14.根據(jù)權(quán)利要求13所述的顯示裝置,其特征在于,所述第一下拉模塊包括:
15.根據(jù)權(quán)利要求14所述的顯示裝置,其特征在于,所述第一下拉模塊還包括:
16.根據(jù)權(quán)利要求13所述的顯示裝置,其特征在于,所述第一上拉模塊包括:
17.根據(jù)權(quán)利要求7所述的顯示裝置,其特征在于,所述第一柵極驅(qū)動電路通過一條所述第二柵極線向所述第一區(qū)域內(nèi)和所述第二區(qū)域內(nèi)位于所述第一目標行的所述像素、位于所述第二目標行的所述像素兩者中的多個所述第一復(fù)位晶體管傳輸一個所述第二柵極信號;
18.根據(jù)權(quán)利要求17所述的顯示裝置,其特征在于,所述第一區(qū)域內(nèi)的至少部分所述像素和所述第二區(qū)域內(nèi)的至少部分所述像素電連接于同一所述第二柵極線;
19.根據(jù)權(quán)利要求17所述的顯示裝置,其特征在于,所述顯示裝置還包括多條第四柵極線和級聯(lián)的多級第三柵極驅(qū)動電路;
20.根據(jù)權(quán)利要求19所述的顯示裝置,其特征在于,所述顯示裝置還包括多條第五柵極線和級聯(lián)的多級第四柵極驅(qū)動電路;
21.根據(jù)權(quán)利要求20所述的顯示裝置,其特征在于,所述第三柵極驅(qū)動電路通過兩條所述第四柵極線向所述第一區(qū)域內(nèi)和所述第二區(qū)域內(nèi)位于所述第一目標行的所述像素、位于所述第二目標行的所述像素兩者中的多個所述第二復(fù)位晶體管分別傳輸兩個所述第四柵極信號;
22.根據(jù)權(quán)利要求20所述的顯示裝置,其特征在于,所述第一目標行為第2n-1行,所述第二目標行為第2n行,n為大于5的正整數(shù);
23.根據(jù)權(quán)利要求22所述的顯示裝置,其特征在于,作用于一行所述像素的所述第二柵極信號的脈沖的起始時刻,超前于作用于同一行所述像素的所述第三柵極信號的脈沖的起始時刻1個單位時長;
24.根據(jù)權(quán)利要求23所述的顯示裝置,其特征在于,所述單位時長等于h的2倍,h為掃描一行所述像素的時長。